CANbus Bericht detecteren FPGA

J

johnnyz86

Guest
Hallo,

Ik ben geïnteresseerd in het gebruik van een FPGA te sporen verschillende soorten CANbus-berichten.Op dit moment ben ik beginnen met het opsporen van het bericht met alle signalen gedecodeerd naar 0 en 1's.Moet ik schrijf het in VHDL?Ik heb toegang tot Synplicity DSP, die kunt gebruiken Simulink in Matlab.

Ik ben niet zo ervaren met dit spul, maar mijn eerste instinct was een state machine.Dan
heb ik dacht gewoon een grote register te vergelijken met de inkomende gegevens.

Alle hulp wordt zeer gewaardeerd!

 
U kunt ook een CAN-controller in de FPGA.www.opencores.com.
Het maakt gebruik van een processor bus naar de interface, maar het is mogelijk om het op uw eigen behoeften.

Vergeet niet met behulp van CAN-bus, moet u contact opnemen met malligheid voor licentie kwesties.

 
bedankt voor de link, lijkt een geweldige site.

Ik hoop voor compatibiliteit met J1939, maar het frame formaten
die ik heb gezien vaak niet de SRR en IO in de CAN2.0b verlengd frame.Welke is het?

 
Sorry voor mijn late antwoord.

De kern van de opencore site is compatibel met de SJA1000 controller.

Maar zoals ik al zei, kunt u de bus-interface, en het register opdracht als je je over enige Verilog ervaring.

Stefaan

 

Welcome to EDABoard.com

Sponsor

Back
Top