Cadence Power Analyse: VCD - Probleem

L

Locke

Guest
Hi all,

Ik probeer aan de macht kenmerken krijgen voor een ontwerp, gebaseerd op een VCD-bestand.De VCD is gemaakt met Synopsys VCS.Ik gebruik de Cadence SoC Encounter platform voor de macht analyse.Wanneer SoC Encounter leest de VCD-bestand, de volgende berichten worden weergegeven:

Code:

*** Processing VCD bestand (cpu = 0:00:00.0 mem = 195.5M) ***

voeding: 1,2 volt

gemiddeld vermogen tussen 0 en 7,5 E-08

vcd totaal id_reference: 4235

geldig id_reference: 0

ongeldige id_reference: 2379

redundante id_reference: 1856

vcd totale activiteit: 7912

geldig activiteit: 0

ongeldige activiteiten: 7912

gemiddeld vermogen (standaard): 4.7114e-03 MW

gemiddelde schakelvermogen (standaard): 0.0000e 00 mw

gemiddelde interne voeding (standaard): 0.0000e 00 mw

gemiddelde lekkage vermogen (standaard): 4.7114e-03 MW

gebruiker opgegeven vermogen (standaard): 0.0000e 00 mw

gemiddelde vermogen per cel categorie:

kern: 4.7114e-03 MW

blok: 0.0000e 00 mw

io: 0.0000e 00 mw

*** Power analyse (cpu = 0:00:00.2 mem = 195.5M) ***

De netto spanning voor GND is 0V.

Vertraging berekening ...

*** Einde vertraging berekening ***

*** Delay berekening (cpu = 0:00:00.2 mem = 195.5M) ***

Het analyseren van vcd vectoren:*** Processing VCD bestand (cpu = 0:00:00.0 mem = 195.5M) ***

voeding: 0 volt

gemiddeld vermogen tussen 0 en 7,5 E-08

vcd totaal id_reference: 4235

geldig id_reference: 0

ongeldige id_reference: 2379

redundante id_reference: 1856

vcd totale activiteit: 7912

geldig activiteit: 0

ongeldige activiteiten: 7912

gemiddeld vermogen (standaard): 4.7114e-03 MW

gemiddelde schakelvermogen (standaard): 0.0000e 00 mw

gemiddelde interne voeding (standaard): 0.0000e 00 mw

gemiddelde lekkage vermogen (standaard): 4.7114e-03 MW

gebruiker opgegeven vermogen (standaard): 0.0000e 00 mw

gemiddelde vermogen per cel categorie:

kern: 4.7114e-03 MW

blok: 0.0000e 00 mw

io: 0.0000e 00 mw

*** Power analyse (cpu = 0:00:00.2 mem = 195.5M) ***

 
Ik denk dat het is omdat je VCD bestand generatie verkeerd.
Je ziet er geen schakelen informatie kan worden gelezen uit uw VCD bestand.U kunt uw testbench en regenereren de VCD bestand.

 
Dit is wat ik dacht, ook.Dus ik probeerde NC-Verilog voor simulatie, maar met vrijwel hetzelfde resultaat.Nu, macht analyse 4531 vindt plaats van 4235 id_references, waar 1431 zijn ongeldig en 3100 zijn overbodig.Is er iemand, wie kan mij vertellen wat het algemeen id_references zijn?Een oplossing van het hele probleem zou nog steeds worden beoordeeld, van oorzaak.

 
U kunt de VCD-bestand, het is een tekst.U vindt het verklaart cellen, havens, signalen in de hiërarchie.Als de bovenste cel de naam verkeerd is, dan zijn alle knooppunten kan niet geëvenaard met de netlist.kunt graven uit dit probleem door het vergelijken van de VCD gedumpt door NC-vlog en VCS.

 
hoe nauwkeurigheid is het wanneer Simu macht door socencounter toen te vergelijken met chip echte werk?

 

Welcome to EDABoard.com

Sponsor

Back
Top