cadans lay-out & DRC LVS

Z

zhaozenghui

Guest
I `m studeren CMOS lay-out, wanneer controle DRC LVS & I don` t zijn de bestanden van divaDRC.rul. Kon iemand mij vertellen waar ik kan ze downloaden, thanks!
Mijn werk is in 0.25Nm tech!

 
0.25Nm?!Ary you kidding me? Ik denk dat het moet 0.25um recht zijn?
Je kunt je afvragen fab voor ondersteuning.

 
De divaDRC.rul moet ergens in de PDK (Process Design Kit) die door uw fab.Als je het niet hebt, moet u contact met hen bij het oplossen van uw probleem ...
Er is geen een uniek 0,25 um proces in de wereld en, zelfs wanneer veel dingen gelijk zou worden gemaakt door de divaDRC.rul een fab hoogstwaarschijnlijk zal niet goed werken om iets gecreëerd onder andere fab regels te controleren ...

 
Als u slechts een voorbeeld van een start wilt, kunt u van de Cadence installatie directory.

Misschien moet u andere instrumenten voor de DRC.Diva is niet zo krachtig en efficiënt voor 0.25um technologie.

 

Welcome to EDABoard.com

Sponsor

Back
Top