Audio Sigma-Delta ADC

W

winsonpku

Guest
Please help aan te bevelen enkele goede papieren die zijn gericht op de audio-sigma-delta ADC.Vooral de architectuur is goed en is gecontroleerd door jou.Bedankt!

 
Ik ben een groot adviseren u om te proberen de uitstekende R. Schreier mathlab gereedschapskist voor het bestuderen van de modulator orde.
http://www.mathworks.com/matlabcentral/fileexchange/19
Er is geen absolute antwoord, het hangt ervan af.
- Uw specificaties
- De beschikbare klok (OSR, jitter)
- Het energieverbruik toegestaan
- Kennis over mismatch vormgeving algoritmen
- ...

De meeste van de omzetter publiceerde onlangs gebruikt CT modulatoren, maar in dat geval moet je een schone klok om het ontwerpen van een geschakelde-cap DAC.
Vermijd lage Om modulator met een laag aantal bits in de quantizer, of zult u geconfronteerd worden met problemen toon (limiet cycli)

 
Ik denk dat u gelijk hebt.De analoge design is gewoon een trade-off en niet de absolute beste oplossing.
Ik heb gedownload de gereedschapskist en zullen proberen om stuty deze.
In feite is mijn ADC wordt gebruikt in tv-audio, zoals de opname.Het stroomverbruik is niet zo moeilijk.
Wil je wat advies geven?Bedankt!
courcirc8 schreef:

Ik ben een groot adviseren u om te proberen de uitstekende R. Schreier mathlab gereedschapskist voor het bestuderen van de modulator orde.

http://www.mathworks.com/matlabcentral/fileexchange/19

Er is geen absolute antwoord, het hangt ervan af.

- Uw specificaties

- De beschikbare klok (OSR, jitter)

- Het energieverbruik toegestaan

- Kennis over mismatch vormgeving algoritmen

- ...De meeste van de omzetter publiceerde onlangs gebruikt CT modulatoren, maar in dat geval moet je een schone klok om het ontwerpen van een geschakelde-cap DAC.

Vermijd lage Om modulator met een laag aantal bits in de quantizer, of zult u geconfronteerd worden met problemen toon (limiet cycli)
 
Je zou zeggen ook de beschikbare klok.Zij zal de maximale OSR u kunt gebruiken.
Veel ontwerper maakt gebruik van de tweede orde single-lus structuur vanwege de stabiliteit van een single-bit quantizer.Ik zou niet aanbevelen omdat het grotere gevoeligheid te tonen problemen.
Naar hoger modulator bestelling is niet een groot probleem als u ervoor kiest de Feedforward compensatie: een juiste schaal van de integrator dynamisch bereik voldoende is om de stabiliteit probleem wanneer de modulator is overbelast.

Als u bekend bent met switch-cap ontwerp en hebben geen behoefte aan een anti-aliasing, kunt u veilig voor een DT-modulator.Er is veel literatuur rond deze onderwerpen ...
U moet Schreier en Thema's boeken:
http://www.amazon.com/Understanding-Delta-Sigma-Data-Converters-Schreier/dp/0471465852
http://www.amazon.com/Delta-Sigma-Data-Converters-Theory-Simulation/dp/0780310454/ref=pd_bxgy_b_img_c/176-7935734-9540327
Je kan gebruik maken van een derde orde multi-bit quantizer of vierde orde single-bit.

Als u een aantal anti-aliasing, dan is er een klein beetje meer werk voor het ontwerpen van een CT-modulator, maar vergeet niet het is meer gevoelig voor jitter klok.THW goed punt is dat de volledige modulator kan worden gesimuleerd met uw favoriete analoge simulator ...binnen een nacht of twee!

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />

(u vertrouwen op uw Simulink model voor de DT modulator)
Hier is een zeer goede referentie voor dat:
http://www.amazon.com/Continuous-Time-Sigma-Delta-Conversion-Implementations-Microelectronics/dp/3540284060/ref=sr_1_1?ie=UTF8&s=books&qid=1244492358&sr=1-1

Succes met uw ontwerp ...

 

Welcome to EDABoard.com

Sponsor

Back
Top