asynchrone ROM of synchrone ROM?

M

mhytr

Guest
Ik gebruikte een asynchrone ROM in een van mijn FPGA ontwerp een paar monthes ago.But vond ik dat in de meeste gevallen synchroon ROM wordt gebruikt, en ik ben op zoek naar mijn desgin transformeren naar ASIC. Als ik het te veranderen in synchrone ROM, veel timming schema's zal worden veranderd en dit kost veel tijd. Heb ik nodig om het te veranderen naar synchrone ROM? Bedankt
 
Ik dont zien de noodzaak om te veranderen als de dingen werken prima en je niet alle wijzigingen voorzien in het ontwerp in de toekomst.
 
Het is een feit dat in de moderne FPGA's op de middellange volume ROM's zijn meestal synchroon, want ze zijn gebouwd in synchrone RAM. Als u geen gebruik maken van een dergelijke ROM's en FPGA's dan maakt het niet uit. Maar in de FPGA synchrone ROM heeft de voorkeur vanwege de pipelining, valse pad verwijderen, enz.
 

Welcome to EDABoard.com

Sponsor

Back
Top