A / DD / A bemonstering problemen

K

kgl_13gr

Guest
Hallo!Dit is mijn eerste post op dit forum zo leuk je te ontmoeten.Goed gaat als het feit dat:
Voor een project op de universiteit zijn we verplicht aan te sluiten een ADC en DAC om een circuit dat zal kunnen proeven van de input en reproduceren de input golfvorm in de DACs uitgang.We kozen voor het gebruik van ADC0805 en DAC0808 van National Semiconductors.Wij gebouwd het circuit en het werkt goed voor DC-ingangen.
Wij zetten de ADC te doen voortdurende conversies met een klok frequentie van 640kHz.De referentie spanning is 5,12 V en de analoge ingang kan tot 5V positief.Wij gebruiken als input een volledig hersteld sinus.Nu heb ik twee problemen-vragen:

1) De A / D kan monster met een frequentie van ten leaste 6,5 MHz.De D / A heeft een "worst-case" settling time van 1,2 μS (833 kHz).Dat betekent dat een signaal met een frequentie van minder dan 400 kHz moeten worden bemonsterd perfect!We kunnen een goed signaal in de DAC-uitgang voor frequenties onder 300Hz!

2) (en de meeste improtant) Wanneer we de amplitude van de sinus van toepassing op de A / D input van meer dan 1 V is gesneden!Enig idee waarom dit zou kunnen gebeuren?

Bij voorbaat dank voor alle ideeën!

 
De ADC heeft behoefte aan een monster / houden voor het monster snel veranderende signalen.Gebruikt u de juiste bias voltages op de ADC om het ingangssignaal bereik je nodig?

 
Bedankt voor de snelle antwoorden!Nou ...Ik gebruik het juiste signaal bias voltages.Ik dacht dat de A / D moet een S / H voor grotere frequenties.Is een frequentie van 600 Hz als een snel veranderende signaal?Ik dacht dat de D / A is verantwoordelijk voor de lage bemonsteringssnelheid ...In ieder geval zal ik proberen.
De offset,
te verwerven, en GND-instellingen zijn ok.Ik bedoel ... Het circuit is perfect functioneren voor DC input.Het probleem is met AC.

 
Check ADC bemonstering capasitor - hij heeft waarschijnlijk een hoge waarde heeft dan aanbevolen.

 
Ervan uitgaande dat u geen gebruik maken van het circuit aangehaald, uw ADC heeft itnernal klok generator.Controleer de fre

 
Ik werkte niet met deze ADC, maar uit deze notitie kunt u volgende
- Deze ADC heeft itnernal klok generator, controleer dan de frequentie op pin 19.Als het te laag is - u wont kunnen corectly krijgt hoge freq.
- Voor hakken de referentie spanning op pin 9.
(zie punt 2.4 van de notitie)

Boven Ik neem aan dat u geen gebruik maken van alle externe monster en houd circuit.

 
kgl_13gr

zo interpreteer ik de datasheet van de ADC corrigeren sais dat het een conversie van ongeveer 100uS in gebreke vrij draait dat is ongeveer 10 KHz.

Nu het gebruik van deze factoren kan je berekenen dat je ongeveer 16 monsters voor een 600 Hz signaal dat is echt niet veel

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Lachten" border="0" />U zult ook zeker de noodzaak van een steekproef en houd fase vóór uw ADC omdat het ingangssignaal niet mag veranderen tijdens de 100 US omzettingstijd anders zult u just get crap ...

Om te voorkomen dat deze problemen op te lossen moet je een Flash ADC vergelijkbaar met dit principe schema's:

http://www.allaboutcircuits.com/vol_4/chpt_13/4.html

Flash ADC's "direct" vangen signalen en ook niet nodig monster en houd fasen.

hoop dat dit helpt, best regards

 
Artem:

Ik gebruik een vref van 5,12 V en de input signaal krijgt gehakte op ongeveer ruim 1 V!

De frequentie van de interne **** is 640kHz.In de vrije modus draait de ADC monsters met een frequentie van ongeveer 7-8000 monsters / sec.So i dont zien waarom dit zou kunnen leiden tot het probleem.

C-man:

U bent mooi recht!Ik zat net te denken dat de bemonstering werd boven de Nyquist frequentie en dacht dat ik kon krijgen een perfect signaal.Maar u hebt gelijk!Ze zijn slechts 16 monsters!Ik veronderstel dat op uw signaal volledig herbouwd moet u een aantal andere technieken te ...

Kan het signaal worden gekapt als gevolg van het ontbreken van een S / H circuit?I dont zie ook de reden is.In ieder geval zal ik u een S / H.

Iets anders is mij opgevallen.De ADC heeft twee redenen.Analoge en digitale GND.In het circuit i aangesloten ze samen op de grond van de DC stroomaansluiting.Kan dat de oorzaak van het probleem?

Ik dank u allen voor uw interesse!

 
kgl_13gr schreef:Kan het signaal worden gekapt als gevolg van het ontbreken van een S / H circuit?
I dont zie ook de reden is.
In ieder geval zal ik u een S / H.
 
Probleem opgelost!Het was behoorlijk dom moet ik toegeven.Nou dont laugh at me im slechts een beginner!I m leren!
De hakken was te wijten aan het feit dat we het verbinden van de A / D op de negatieve output van de rectificatie-brug en de aarde tot de positieve.Dus de negatieve signaal op de A / D-ingang werd gehakte Ik veronderstel door enkele bescherming diode of iets dergelijks!Stom he?
Wat bemonstering betreft krijgen we een adequate weergave van het signaal voor frequenties onder 600 Hz zonder S / H circuit.Na al het voorgaande blijkt dat de C-man zei dat is zeer bevredigend voor de eisen van het project.

Thank you all!

 

Welcome to EDABoard.com

Sponsor

Back
Top